Utvidet returrett til 31. januar 2025

Entwurf einer DPLL in CMOS-Technologie

Om Entwurf einer DPLL in CMOS-Technologie

PLLs arbeiten durch kontinuierliche Anpassung eines spannungs- oder stromgesteuerten Oszillators, um die Phase und Frequenz eines Eingangssignals anzupassen (einzurasten). Eine als Phasenkomparator bezeichnete Schaltung veranlasst den VCO, die gewünschte Frequenz, die über einen spannungsgesteuerten Oszillator eingestellt wird, zu suchen und einzustellen. Wenn die VCO-Frequenz von der Referenzfrequenz abweicht, erzeugt der Phasenkomparator eine Fehlerspannung. Die digitale Phasenregelschleife (DPLL) ist eines der wichtigsten Bauelemente in fast allen elektronischen Systemen. In diesem Buch wird der Entwurf einer DPLL in 45-nm-CMOS-Technologie vorgestellt und mit der Software microwind 3.1 umgesetzt. Die Software microwind 3.1 wird verwendet, um eine integrierte Schaltung auf der Ebene der physikalischen Beschreibung zu entwerfen und zu simulieren. Die Leistung der DPLL wird auch für die verschiedenen variablen Eingangsfrequenzen beobachtet und das Ergebnis wird bis zur Marke beobachtet. Der Verriegelungsbereich für die DPLL und die Verriegelungszeit wurden ebenfalls wie erwartet beobachtet.

Vis mer
  • Språk:
  • Tysk
  • ISBN:
  • 9786205744253
  • Bindende:
  • Paperback
  • Sider:
  • 80
  • Utgitt:
  • 27. februar 2023
  • Dimensjoner:
  • 150x5x220 mm.
  • Vekt:
  • 137 g.
  • BLACK NOVEMBER
  Gratis frakt
Leveringstid: 2-4 uker
Forventet levering: 12. desember 2024

Beskrivelse av Entwurf einer DPLL in CMOS-Technologie

PLLs arbeiten durch kontinuierliche Anpassung eines spannungs- oder stromgesteuerten Oszillators, um die Phase und Frequenz eines Eingangssignals anzupassen (einzurasten). Eine als Phasenkomparator bezeichnete Schaltung veranlasst den VCO, die gewünschte Frequenz, die über einen spannungsgesteuerten Oszillator eingestellt wird, zu suchen und einzustellen. Wenn die VCO-Frequenz von der Referenzfrequenz abweicht, erzeugt der Phasenkomparator eine Fehlerspannung. Die digitale Phasenregelschleife (DPLL) ist eines der wichtigsten Bauelemente in fast allen elektronischen Systemen. In diesem Buch wird der Entwurf einer DPLL in 45-nm-CMOS-Technologie vorgestellt und mit der Software microwind 3.1 umgesetzt. Die Software microwind 3.1 wird verwendet, um eine integrierte Schaltung auf der Ebene der physikalischen Beschreibung zu entwerfen und zu simulieren. Die Leistung der DPLL wird auch für die verschiedenen variablen Eingangsfrequenzen beobachtet und das Ergebnis wird bis zur Marke beobachtet. Der Verriegelungsbereich für die DPLL und die Verriegelungszeit wurden ebenfalls wie erwartet beobachtet.

Brukervurderinger av Entwurf einer DPLL in CMOS-Technologie



Finn lignende bøker
Boken Entwurf einer DPLL in CMOS-Technologie finnes i følgende kategorier:

Gjør som tusenvis av andre bokelskere

Abonner på vårt nyhetsbrev og få rabatter og inspirasjon til din neste leseopplevelse.