Utvidet returrett til 31. januar 2025

Desenho de DPLL usando Tecnologia CMOS

Om Desenho de DPLL usando Tecnologia CMOS

As PLL funcionam ajustando continuamente um oscilador de tensão ou corrente para corresponder (bloquear) à fase e frequência de um sinal de entrada. Um circuito chamado comparador de fase faz com que o VCO procure e bloqueie na frequência desejada, que é definida através de um oscilador de tensão controlada. Quando a frequência do VCO difere da frequência de referência, o comparador de fase produz uma tensão de erro. O laço digital de fase bloqueado (DPLL) é um dos dispositivos mais importantes em quase todos os sistemas electrónicos. Este livro apresenta a concepção do DPLL utilizando tecnologia CMOS sub-micrónica de 45nm e implementado utilizando software de microvento 3.1. O software microvento 3.1 é utilizado para conceber e simular um circuito integrado ao nível da descrição física. O desempenho da DPLL é também observado para as diferentes frequências de entrada variáveis e o resultado é observado até à marca. O intervalo de bloqueio para a DPLL e o tempo de bloqueio também é observado como esperado.

Vis mer
  • Språk:
  • Portugisisk
  • ISBN:
  • 9786205744314
  • Bindende:
  • Paperback
  • Sider:
  • 80
  • Utgitt:
  • 27. februar 2023
  • Dimensjoner:
  • 152x5x229 mm.
  • Vekt:
  • 127 g.
  • BLACK NOVEMBER
  Gratis frakt
Leveringstid: 2-4 uker
Forventet levering: 12. desember 2024

Beskrivelse av Desenho de DPLL usando Tecnologia CMOS

As PLL funcionam ajustando continuamente um oscilador de tensão ou corrente para corresponder (bloquear) à fase e frequência de um sinal de entrada. Um circuito chamado comparador de fase faz com que o VCO procure e bloqueie na frequência desejada, que é definida através de um oscilador de tensão controlada. Quando a frequência do VCO difere da frequência de referência, o comparador de fase produz uma tensão de erro. O laço digital de fase bloqueado (DPLL) é um dos dispositivos mais importantes em quase todos os sistemas electrónicos. Este livro apresenta a concepção do DPLL utilizando tecnologia CMOS sub-micrónica de 45nm e implementado utilizando software de microvento 3.1. O software microvento 3.1 é utilizado para conceber e simular um circuito integrado ao nível da descrição física. O desempenho da DPLL é também observado para as diferentes frequências de entrada variáveis e o resultado é observado até à marca. O intervalo de bloqueio para a DPLL e o tempo de bloqueio também é observado como esperado.

Brukervurderinger av Desenho de DPLL usando Tecnologia CMOS



Finn lignende bøker
Boken Desenho de DPLL usando Tecnologia CMOS finnes i følgende kategorier:

Gjør som tusenvis av andre bokelskere

Abonner på vårt nyhetsbrev og få rabatter og inspirasjon til din neste leseopplevelse.